# **Gestionnaire d'interruptions**

# Rappel de cours

Il est fortement recommandé de lire les transparents, toutefois, nous avons mis ci-après quelques rappels utiles pour répondre aux questions du TD.

Rappel de cours Contrôleurs de périphériques IRQ et ISR Routage et masquage des IRQ Conséquence dans le noyau Rappel sur les 3 registres du coprocesseur 0 impliqués Ouestions

### Contrôleurs de périphériques

- Dans cette séance, nous allons manipuler 3 contrôleurs de périphériques: le TTY que vous connaissez déjà et deux autres, l'ICU et le TIMER
- Ces trois contrôleurs s'utilisent grâce à des registres mappés (c.-à-d. placés) dans l'espace d'adressage du MIPS.
  - Les registres du TTY sont placés à partir de l'adresse 0xd0200000,
  - ceux de l'ICU à partir de l'adresse 0xd2200000
  - et enfin ceux du TIMER à partir de l'adresse 0xd3200000.
- Le rôle de ces registres est rappelé en partie dans ce texte et pour plus de détails, vous devez revoir le cours.
- Le choix des adresses de ces contrôleurs est fait par le créateur du matériel, elles ne peuvent pas être changées par le logiciel.
- Ces adresses sont données dans le fichier Idscript du kernel (kernel.ld) parce qu'elles ne sont utilisables que si le MIPS est en mode kernel (adresses > 0x80000000).



#### IRQ et ISR

- · Les IRQ (Interrupt ReQuest)s sont des signaux électriques à 2 états (ON/OFF, on dit aussi Actif/Inactif ou encore Levé/Baissé).
- Les IRQ sont levés par les contrôleurs de périphériques pour prévenir d'un événement (fin de commande, arrivée d'une donnée, etc.).
- Quand une IRQ se lève, la conséquence est que le programme en cours d'exécution sur le processeur recevant l'IRQ est interrompu et qu'il est dérouté vers le noyau pour que ce dernier exécute l'ISR prévue pour l'IRQ.
- Les IRQ provoquent donc l'exécution d'ISR (Interrupt Service Routine) par le noyau.
- Les IRQ sont des signaux d'état qui doivent rester levés/activés tant qu'ils n'ont pas été acquittés par une ISR.
- · Les ISR sont des fonctions qui reçoivent en argument un identifiant du contrôleur de périphérique qui a levé l'IRQ.
- Notez que ce n'est pas le processeur qui est interrompu, c'est bien le programme, car le processeur est seulement dérouté vers le noyau, mais il continue à travailler.
- · Une ISR doit faire deux choses,
  - 1. accéder aux registres du contrôleur de périphérique concerné pour faire ce que le périphérique demande
  - 2. acquitter l'IRQ, c'est-à-dire demander au contrôleur de périphérique de baisser/désactiver son IRQ (puisque celle-ci a été traitée).
- La demande d'acquittement est spécifique à chaque contrôleur de périphérique.
  - Pour le TTY, il faut lire le registre TTY\_READ.
  - Pour le TIMER, il faut écrire dans le registre TIMER\_RSTIRQ.

# Routage et masquage des IRQ

- Sur le schéma de la plateforme des TP, on peut voir que seuls les composants TTY et TIMER peuvent lever des IRQ.
- Les IRQ de ces contrôleurs de périphériques sont envoyés au composant ICU qui va les combiner pour produire un unique signal IRQ pour le processeur.



- Une IRQ peut être masquée, c'est-à-dire que le processeur ne va pas interrompre le programme en cours.
- Le masquage peut être demandé à plusieurs endroits : dans le composant ICU et dans le processeur lui-même (parfois même dans le contrôleur de périphérique).
- Le masquage est demandé par le noyau, le plus souvent de manière temporaire, quand il doit exécuter un code critique qui ne doit surtout pas être interrompu.



- Sur le schéma ci-dessus, on voit que l'IRQ du TTY0 est reliée à l'entrée n° 10 de l'ICU, c'est un choix matériel qui n'est pas modifiable par logiciel. Son état est donc enregistré dans le bit n°10 du registre ICU\_STATE.
- Il y a un AND avec le bit 10 du registre ICU\_MASK. Si le bit 10 du registre ICU\_MASK est à 0, alors la sortie du AND est 0 et l'IRQ est masquée (donc invisible pour le processeur).
- Le registre ICU\_HIGHEST contient toujours le numéro de l'IRQ active la plus prioritaire, comme il n'y en a qu'une dans cet exemple, ICU\_HIGHEST contient 10 (l'IRQ prioritaire, pour cette ICU, est l'IRQ active dont le numéro est le plus petit).
- La sortie IRQ de l'ICU est reliée à l'entrée 0 des 6 IRQs possibles du MIPS et sa valeur s'inscrit dans le registre HWI0 du registre co cause.
- Il y a un AND avec le bit HWI0 du registre c0\_status. Si le bit HWI0 du registre c0\_status est à 0, alors la sortie du AND est 0 et l'IRQ est aussi masquée.
- Enfin, il y a un dernier AND avec le bit 0 de co\_status (correspondant au bit IE pour Interrupt Enable) qui permet de masquer globalement les IRQ et avec le NOT du bit 1 de co\_status (correspondant au bit EXL EXception Level).
- Quand le signal IRQ vue par le MIPS s'active (passe à 1), c'est que l'IRQ levée par le contrôleur de périphérique doit être prise en charge. Le programme en cours d'exécution est interrompu et dérouté vers kentry à l'adresse 0x8000180 et en même temps CO\_EPC + PC+4, c0\_cause.XCODE + 0, c0\_status.EXL + 1 (notez que le nom officiel de c0\_status est CO\_SR), mais dans ce document, on utilise c0\_status pour plus de clarté).

### Conséquence dans le noyau

 Dans le schéma ci-après, à gauche c'est le matériel et à droite c'est un extrait de la RAM contenant les structures de données utilisées par le noyau pour la gestion des IRQ.



- À gauche, on voit que les IRQ venant des contrôleurs de périphériques sont connectés aux entrées d'IRQ de l'ICU.
  - Il y a 32 entrées possibles. Sur notre plateforme, par exemple l'IRQ du TTY2 est connectée à l'entrée 12 de l'ICU. Ce numéro d'entrée est le numéro qui identifie le contrôleur de périphérique.
  - Notez que le registre ICU\_MASK est en lecture seule, c'est-à-dire qu'il ne peut pas être écrit directement. Pour modifier le contenu du registre ICU\_MASK, il faut utiliser deux autres registres de l'ICU: ICU\_SET et ICU\_CLEAR. ICU\_SET permet de mettre à 1 les bits de ICU\_MASK, et ICU\_CLEAR permet de les mettre à 0. Pour mettre à 1 le bit i du registre ICU\_MASK, il faut écrire 1 dans le bit i du registre ICU\_SET. Pour mettre à 0 le bit j du registre ICU\_MASK, il faut aussi écrire 1 dans le bit j du registre ICU\_CLEAR.
- À droite, il y a les deux tableaux que le noyau utilise pour connaître l'ISR à exécuter pour chaque numéro d'IRQ.
  - Ce couple de tableaux se nomme vecteur d'interruption et comme il y a 32 entrées d'IRQ dans l'ICU, ces tableaux ont 32 cases chacun.
  - Ici, le vecteur d'interruption est composé des tableaux IRQ\_VECTOR\_ISR[] et IRQ\_VECTOR\_DEV[].
  - Le vecteur d'interruption est indexé par les numéros d'IRQ. Il contient deux informations:
    - 1. dans la case n°i du tableau IRQ\_VECTOR\_ISR[], on trouve le pointeur sur la fonction ISR à appeler si l'IRQ n°i est
    - 2. dans la case n° i du tableau IRQ\_VECTOR\_DEV[], on trouve le numéro de l'instance du périphérique.
  - Cette dernière information est nécessaire dans le cas des contrôleurs de périphérique multi-instances comme le TTY afin de savoir quel jeu de registres la fonction ISR doit utiliser.
  - En effet, il y a une fonction ISR unique à exécuter quel que soit le numéro du TTY. Dans cette plateforme, comme il y a 4 TTY, l'adresse de la fonction ISR est placée dans les cases 10, 11, 12, et 13 du tableau IRQ\_VECTOR\_ISR[]. Dans les cases 10, 11, 12, et 13 du tableau IRQ\_VECTOR\_DEV[], on a les valeurs 0, 1, 2 et 3 qui correspondent bien au numéro d'instance des TTYs.

## Rappel sur les 3 registres du coprocesseur 0 impliqués

- Nous rappelons ci-après les 3 registres du coprocesseur 0 utilisés au moment de l'entrée dans le noyau, quelle que soit la cause : syscall (vu la semaine dernière), interruption (TD de cette semaine) et exception (dans le cas de problèmes lors de l'exécution du programme comme la division par 0).
- On rappelle aussi que les seules instructions qui peuvent manipuler ces registres sont mtc0 et mfc0 pour, respectivement, les écrire et les lire.



- Les bits HWI0 des registres co\_status (aussi nommé c0\_sr) et c0\_cause contiennent respectivement le mask et le l'état de l'entrée n° 0 d'interruption du MIPS.
- Les bits UM, IE et EXL sont liés au mode d'exécution du MIPS:
  - UM est le bit de mode du MIPS (1 = User Mode), 0 = Kernel Mode),
  - IE est le bit de masque général des interruptions (1 = autorisées, 0 = masquées)
  - et enfin EXL est le bit que le MIPS met à 1 à l'entrée dans le noyau pour informer d'un niveau exceptionnel et dans ce cas les bits UM et IE ne sont plus significatifs, si EXL est à 1 alors le MIPS est en mode kernel, et les interruptions sont masquées.

#### Questions

La majorité des réponses aux questions ci-après sont dans le rappel du cours donné au début de cette page, c'est voulu.

1. À quelles adresses dans l'espace d'adressage sont placés les registres des 3 contrôleurs de périphériques de la plateforme et comment le kernel les connaît ?

```
o __tty_regs_map = 0xd02000000 ;
o __icu_regs_map = 0xd22000000 ;
o __timer_regs_map = 0xd3200000 ;
```

- Ces adresses sont définies dans le Idscript du kernel kernel.ld, elles doivent être déclarées extern dans les codes C qui les utilisent.
- 2. Que signifie l'acronyme I.R.Q. ?
  - Interrupt ReQuest ou, en français, requête d'interruption
- 3. Une IRQ est un signal électrique, combien peut-il avoir d'états?
  - C'est un signal à 2 états, c'est binaire. Il y a l'état ON (on dit aussi levé ou actif) pour dire que l'interruption est demandée et il y a l'état OFF (on dit aussi baissé ou inactif) pour dire que l'interruption n'est pas demandée).
- 4. Qu'est-ce qui provoque une IRQ?
  - o C'est un événement matériel sur le contrôleur de périphérique, comme la fin d'une commande ou l'arrivée d'une donnée.
- 5. Les IRQ relient des composants sources et des composants destinataires, quels sont ces composants ? Donnez un exemple.
  - Les composants sources sont les contrôleurs de périphériques par exemple le TTY et les composants destinataires sont les processeurs (ici le MIPS).
- 6. Que signifie masquer une IRQ?
  - Cela signifie que l'on bloque le signal entre sa source et sa destination. Si une IRQ est levée par un contrôleur de périphérique et que l'on masque cette IRQ, alors l'IRQ est toujours levée à sa source, mais le MIPS destinataire ne le voit pas. L'information, le signal, a été masquée sur le chemin entre la source et la destination. Cette IRQ devient invisible pour le MIPS.
- 7. Quels composants peuvent masquer une IRQ?
  - Ici, c'est le composant ICU et le MIPS lui-même.
- 8. Est-ce qu'une application utilisateur peut demander le masquage d'une IRQ ?
  - Non, puisque pour masquer une interruption, il faut écrire dans les registres de l'ICU ou dans les registres système du processeur. Or, les registres de configuration de l'ICU sont mappés dans la partie de l'espace d'adressage inaccessible en mode user et que les instructions mfc0 et mtc0 sont interdites en mode user, leur usage provoque une exception de type violation de privilège.
- 9. Que signifie l'acronyme I.S.R.?
  - Interrupt Service Routine ou, en français, routine d'interruption. En fait, c'est une fonction C normale.
- 10. Dans la plateforme des TPs, sur quelles entrées de l'ICU sont branchées les IRQ venant des TTYs et du TIMER ?
  - Les 4 IRQ de TTYs sont branchées sur les entrées 10, 11, 12 et 13 de l'ICU et l'IRQ du TIMER est sur l'entrée 0.
- 11. Quelle valeur faut il avoir dans le registre ICU\_MASK si on veut recevoir seulement les IRQ venant des 4 TTYs, dans le cas de la plateforme utilisée en TP ? Donnez le nombre en binaire et en hexadécimal.
  - Il faut que les bits 10, 11, 12 et 13 de ICU\_MASK soit à 1 donc 0b00000000.00000000.00111100.00000000 donc 0x00003C00.
- 12. L'écriture dans ICU\_MASK n'est pas possible, comment modifier ce registre pour mettre à 1 le bit 10 ?
  - Il faut écrire 1 dans le bit 10 de ICU\_SET.

- 13. Sur une plateforme (autre que celle des TP) sur laquelle on aurait un TTY0 sur l'entrée 5, un TIMER sur l'entrée 2, et un autre TTY1 sur l'entrée 14. Que doit-on faire pour que seuls le TTY1 et le TIMER soient démasqués et que TTY0 soit masqué ?
  - on doit écrire 1 dans les bits 2 et 14 du registre ICU\_SET donc 0b00000000.00000000.01000000.00000100 = 0x00004004
  - on doit écrire 1 dans le bit 5 du registre ICU\_CLEAR donc 0b00000000.00000000.00000000.00100000 = 0x00000020 pour être sûr que le bit 5 de ICU\_MASK soit à 0. (Au reset, tous les bits de ICU\_MASK sont à 0, mais là on ne sait pas si c'est juste après le reset)
- 14. Si on définit dans le code C:

Ecrivez la fonction mettant à 1 le bit no irq du registre ICU\_MASK: void icu\_set\_mask (int irq)

```
void icu_set_mask (int irq)
{
    __icu_regs_map.set = 1 << irq;    // set bit n'irq to 1, do not change the others
}</pre>
```

- 15. Si les 3 IRQ de la question précédente se lèvent au même cycle, quelles seront les valeurs des registres ICU\_STATE, ICU\_MASK et ICU\_HIGHEST ?
  - Si les 3 IRQ s'activent alors ICU\_STATE ← 0x00000000.00100000.00100100 = 0x00004024 on ne sait pas ce qu'il y a dans ICU\_MASK, sauf pour les bits 2, 5 et 14 mais on sait qu'il ne change pas de valeur et ICU\_HIGHEST ← 2 (le plus petit numéro d'IRQ).
- 16. Dans quel mode est le processeur quand il traite une IRQ?
  - Le MIPS est dans le mode kernel.
- 17. Que fait le processeur lorsqu'il reçoit une IRQ masquée ?
  - Il ne fait rien puisqu'il ne la voit pas.
- 18. Que signifie acquitter une IRQ?
  - Cela signifie demander au contrôleur de périphérique concerné de baisser (désactiver) le signal IRQ.
- 19. Qui demande l'acquittement à qui ?
  - C'est l'ISR qui fait cette demande en accédant aux registres du contrôleur de périphérique. -.
- 20. Comment demande-t-on l'acquittement ? Donnez au moins un exemple.
  - o poliment :-)
  - Chaque périphérique a sa propre méthode d'acquittement, il faut lire la documentation de chaque composant pour le savoir.
     Pour le TTY, l'acquittement est fait en lisant le registre TTY\_READ, pour le TIMER, l'acquittement est fait en écrivant n'importe quelle valeur dans le registre TIMER\_RSTIRQ.
- 21. Est-ce qu'une IRQ peut se désactiver sans intervention du processeur ?
  - Non, quand une IRQ est levée, elle ne peut être désactivée que par le code de l'ISR concernée. Le contrôleur de périphérique n'a pas le droit de la désactiver tout seul.
- 22. Est-ce qu'une IRQ peut ne pas être attendue par le noyau ?
  - Non, le noyau ne doit pas être surpris par une IRQ, il doit avoir une ISR prévue. S'il doit traiter une IRQ non prévue, il affiche un message d'erreur, puis il masque cette IRQ dans l'ICU. Cela ne devrait jamais arriver.
- 23. Quelle est la valeur du champ XCODE du registre co\_cause à l'entrée dans le noyau en cas d'interruption ?
  - Il y a 0, et pour rappel co\_cause.XCODE = 8 pour un syscall, les autres valeurs sont des numéros d'exception (division par 0, violation de privilège, etc.)
- 24. Quelle est la valeur écrite dans le registre co EPC à l'entrée dans le noyau en cas d'interruption ?
  - C'est l'adresse de retour dans le programme interrompu. Quand le processeur reçoit une IRQ alors qu'il est en train d'exécuter l'instruction i à l'adresse PC (Program Counter), alors le MIPS termine l'exécution de l'instruction i, puis il enregistre PC+4 (adresse de l'instruction qui suit i) dans c0\_EPC et il saute à l'adresse 0x80000180.
- 25. Que se passe-t-il dans le registre co\_status à l'entrée dans le noyau en cas d'interruption et quelle est la conséquence ?
  - Le bit EXL passe à 1 et la conséquence est que le MIPS passe en mode kernel, toutes les sont interruptions masquées quelles que soient les valeurs de co\_status.UM et co\_status.IE (respectivement le mode d'exécution et le masque d'interruption général).
- 26. La routine kentry (entrée du kernel à l'adresse 0x80000180) appelle le gestionnaire d'interruption quand le MIPS reçoit une IRQ non masquée, que fait ce gestionnaire d'interruption ?
  - Le gestionnaire d'interruption doit déterminer le numéro de l'IRQ en lisant dans le registre ICU\_HIGHEST de l'ICU et il doit appeler la fonction ISR trouvée dans le tableau IRQ\_VECTOR\_ISR[] du vecteur d'interruption dans la case du numéro de l'IRQ, en lui donnant en argument le numéro du périphérique (DEVice) trouvé dans le tableau IRQ\_VECTOR\_DEV[] dans la case du numéro de l'IRQ.

27. À l'entrée dans le noyau, kentry analyse le champ XCODE du registre de co\_cause et si c'est 0 alors il saute au code donné ciaprès (ce n'est pas exactement le code que vous pouvez voir dans les fichiers sources pour que ce soit plus facile à comprendre).

```
irq_handler:
            $29,
$27,
   addiu
                     $29,
                             -23*4
                                          // 23 registers to save (18 tmp regs+HI+LO+$31+EPC+SR)
                                          // $27 <- EPC (addr of syscall instruction)
   mfc0
                     $14
            $26
                    $12
                                          // $26 <- SR (status register)
   mfc0
            $31,
                     22*4($29)
                                          // $31 because, it is lost by jal isrcall
   SW
                     21*4($29)
                                          // save EPC (return address of IRQ)
    SW
            $27.
            $26,
                     20*4($29)
                                          // save SR (status register)
    SW
            $0,
                     $12
                                          // SR <- kernel-mode without INT (UM=0 ERL=0 EXL=0 IE=0)
   mtc0
                     1*4($29)
            $1,
                                          // save all temporary registers including HI and LO \,
   SW
                    2*4($29)
    [etc. pour les autres sauvegardes des registres temporaires]
   jal
            isrcall
                                          // call the irq handler fonction écrite en C
    lw
                    1*4($29)
                                          // restore all temporary registers including HI and LO
    1 w
                    2*4($29)
    [etc. pour les autres_restaurations des registres temporaires]
            $26,
                    20*4($29)
                                          // get old SR
    lw
            $27,
                     21*4($29)
                                          // get return address of syscall
    1w
            $31,
                                          // restore $31
                     22*4($29)
    1w
            $26,
$27,
                                          // restore SR
   mtc0
                     $12
                     $14
                                          // restore EPC
   mtc0
                     $29, 23*4
                                          // restore the stack pointer
            $29.
   addiu
                                          // jr CO_EPC AND CO_SR.EXL <= 0
   eret
```

Pourquoi, ne pas sauver les registres persistants ?

- On doit sauver les registres temporaires parce que l'IRQ peut interrompre le programme n'importe quand et qu'il faudra revenir à l'application interrompue dans le même état donc sans perte d'information dans les registres. On ne sauve pas les registres persistants parce que ce sera fait dans la fonction isrcall(), si c'est nécessaire.
- 28. La fonction <code>isrcall()</code> a pour mission d'appeler la bonne ISR. Dans le code qui suit (extrait du fichier <code>kernel/harch.c</code>), on voit d'abord la déclaration de la structure qui décrit les registres présents dans l'ICU. En fait c'est un tableau de structures parce qu'il y a autant d'instances d'ICU que de processeurs (donné par NCPUS), ici, il y a un seul processeur MIPS, donc NCPUS=1.

```
struct icu_s {
     int state;
                              // state of all IRQ signals
                              // IRQ mask to chose what we need for this ICU
     int mask;
                              // IRQ set --> enable specific IRQs for this ICU
// IRQ clear --> disable specific IRQs for this ICU
// highest pritority IRQ number for this ICU
// these 3 registers are not used
     int set:
     int clear:
     int highest:
     int unused[3];
extern volatile struct icu_s __icu_regs_map[NCPUS];
static int icu_get_highest (int icu) {
     return __icu_regs_map[icu].highest;
static void icu_set_mask (int icu, int irq) {
     __icu_regs_map[icu].set = 1 << irq;
void isrcall (void) {
     int irq = icu_get_highest (cpuid());
     irq_vector_isr[irq] (irq_vector_dev[irq]);
```

La déclaration extern volatile struct icu\_s \_\_icu\_regs\_map[NCPUS]; informe le compilateur que le symbole \_\_icu\_regs\_map est défini ailleurs et que c'est un tableau de structures de type struct icu\_s. Ainsi, le compilateur gcc sait comment utiliser la variable \_\_icu\_regs\_map.

Dans quel fichier est défini \_\_icu\_regs\_map ?

Ce symbole est défini dans le fichier Idscript du kernel kernel/kernel.ld

Que font les fonctions <code>icu\_get\_highest()</code>, <code>icu\_set\_mask()</code> et <code>isrcall()</code>?

- icu\_get\_highest() lit le registre ICU\_HIGHEST de l'ICU et rend donc le numéro de l'IRQ la plus prioritaire.
- o icu\_set\_mask() met 1 dans le bit no irq du registre ICU\_SET de l'ICU no icu (ici icu est à 0 parce qu'il faut une ICU par MIPS et qu'il n"y a qu'un seul MIPS). Cela a pour effet de mettre à 1 dans le bit no irq du registre ICU\_MASK.
- isrcall() va chercher dans l'ICU le numéro de l'IRQ la plus prioritaire et la copie dans la variable irq (cette notion de priorité n'a de sens que dans le cas où au moins deux IRQ sont actives en même temps). isrcall() appelle la fonction ISR qui est dans la case n° irq du tableau irq\_vector\_isr[] et lui donne en argument le numéro d'instance qui est dans la case n° irq du tableau irq\_vector\_dev[].

Comment s'appelle le couple de tableaux irq\_vector\_isr[irq] et irq\_vector\_dev[irq] et combien de cases ont-ils?

- Les deux tableaux constituent le vecteur d'interruption et ils ont autant de cases que l'ICU prend d'IRQ, c.-à-d. 32.
- 29. Si ICU HIGHEST contient 10 (dans le cas de notre plateforme) que doit faire la fonction isrcall()
  - Si ICU\_HIGHEST contient 10, c'est que c'est une IRQ du TTY0 et donc il faut appeler l'ISR du TTY en lui passant 0 en argument.
- 30. Que fait la fonction icu\_set\_mask (int icu, int irq) ?
  - Elle met à 1 le bit irq du registre ICU\_MASK de l'ICU n°icu (ici c'est nécessairement 0 puisqu'il n'y a qu'un seul MIPS donc une seule ICU).

31. Les registres du TIMER sont définis dans le code du noyau de la façon suivante :

Écrivez le code de la fonction static void timer\_init (int timer, int tick) qui initialise la période du timer n° [timer] avec l'entier nommé [tick] et active les IRQ si la période donnée est non nulle.

- 32. La configuration des périphériques et des interruptions est faite dans la fonction arch\_init() appelée par kinit(). Écrivez les instructions C permettant d'ajouter le TIMER dans le noyau avec un tick de 1000000 (1 million de cycles). Il faut (1) initialiser le timer ; (2) démasquer l'IRQ venant du timer dans l'ICU, elle connectée sur son entrée n°0 ; (3) initialiser le vecteur d'interruption avec la fonction timer\_isr pour ce timer 0.
  - Il faut une séquence de 4 instructions :

La suite en TP...

Dernière modification le 26 nov. 2023 à 18:44:51)